16+
Среда
20 сентября
Вход |Карта сайта | |Upload |codebook | PARTS

 О смысле всего сущего 0xFF

 Средства и методы разработки

 Мобильная и беспроводная связь

 Блошиный рынок Объявления

caxapa

Микроконтроллеры ARM 

AVR PIC MSP PLD,FPGA,DSP 

Кибернетика Технологии 

Схемы, платы, компоненты 

Схемы, платы, компоненты

 
   Новая тема Правила Регистрация Поиск »» Архив
Вернуться в конференциюТопик полностью
MBedder  (17.07.2017 16:27) , в ответ на Верно. Хотя у моего АЦП время выборки в какой-то мере регулируется (ADC PRESCALER divisor), но не настолько, чтобы растянуть его на четверть периода. В принципе этот прескайлер должен влиять на период непрерывного преобразования, а при внешнем автор: Ксения
Вот, к примеру, про АЦП dsPIC33E: The Sampling Time (Tsmp ) taken by the ADC module is equal to the number of Tad cycles defined by the ADxCON3bits.SAMC<4:0> bits: Tsmp = SAMC<4:0>*Tad. Почувствуйте разницу, как говорится 
Главная | Карта сайта | О проекте | Проекты | Файлообменник | Регистрация | Вебмастер | RSS
Лето 7526 от сотворения мира. При использовании материалов сайта ссылка на caxapу обязательна.
MMI © MMXVII