ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Среда
24 апреля
815951
Evgeny_CD, Архитектор (12.02.2018 22:01 - 23:14, просмотров: 708)
[PIC24FJ256GA705] весьма интересное и недорогое подсемейство с хорошим решением проблемы внешней шины. * 16-Kbyte SRAM 64K FLASH - минимальный чип * 200ksps 12b ADC, диффреренциальный вход, PGA нет * 3 компаратора * DMA 6 каналоа * 2 CLC * Fail-Safe Clock Monitor * Programmable Reference Clock Output * питание 2.0V to 3.6V, есть режимы относительной маложручести * Enhanced Parallel Master Port (EPMP) - вот это самая мякотка, разрядность ШД 4 или 8 битов (в данном подсемействе), минимальный цикл, как я понял (просьба подкорректировать, не уверен), = минимальному циклу команд. * errata просто уникальная по скромности PIC24FJ64GA705-I/M4 64KB FLASH 16k SRAM 48UQFN 1 - $1.86000 25 - $1.70680 100 - $1.54760 Есть Cortex-M0, которые немного менее $1, с внешней шиной, но здесь шина очень продвинутая, один 4-х битный режим чего стоит, и АЦП имеет очень хорошие параметры в 12 битном режиме.