Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Понедельник
25 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
ARM, RISC-V контроллеры
105088
Топик полностью
Алексей Мусин
(16.11.2007 13:59, просмотров: 182)
ответил
Argon
на
2 Сергей Борщ и всем, кто в лодке! 2nd stage bootloader и scmRTOS.
1-й вариант вообще не понял. Каким макаром загруженный код будет юзать осевые и остальные ISR'ы? Во 2-м не вижу уязвимости. Делал такое для LPC2134.
Ответить
Да что ж там непонятного? Можно ведь ContextSwitcher_ISR и SystemTimer_ISR расположить по фиксированным адресам, вне 0-го сектора. Все последующие прошивки будут иметь те же адреса, поэтому содержимое 0-го сектора для всех прошивок будет идентично.
Argon
(217 знак., 16.11.2007 14:04
)