AU_ (14.12.2007 22:14, просмотров: 83) ответил st232bd на Датабуки эти не читал, но насколько помню наличие буквы T в названии 74 серии означает TTL уровни по входу. Т.е. уровни у обоих одинаковы, остальное - вариации скорости, нагрузочной способности, помех, потребления, минимального напряжения питания. Если за
Цель: найти фикс. адреса в миниатюрном корпусе. Два варианта: узкий SOIC (шаг 1.27 мм) и TSSOP (шаг 0,065мм). Для AHC/AHCT варинатов побольше, цены пониже. Тех. требования нашлись в datasheet ATmega128... Address Latch Requirements:
Due to the high-speed operation of the XRAM interface, the address latch must be selected with care for system frequencies above 8 MHz @ 4V and 4 MHz @ 2.7V. When operating at conditions above these frequencies, the typical old style 74HC series latch becomes inadequate. The External Memory Interface is designed in compliance to the 74AHC series latch. However, most latches can be used as long they comply with the main timing parameters. The main parameters for the address latch are:
• D to Q propagation delay (tPD).
• Data setup time before G low (tSU).
• Data (address) hold time after G low (TH).
The External Memory Interface is designed to guaranty minimum address hold time after G is asserted low of th = 5 ns.
===========================================================
SOP20: (12,6*7,8 мм, шаг 1,27) 74VHCT537ASJ (Fair/OnSemi)
TSOP: ( 6,5*6,4 мм, шаг 0,065) 74VHCT573AMTC (Fair/OnSemi)