ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Четверг
28 ноября
1104112 Топик полностью
rezident (28.05.2021 21:04, просмотров: 300) ответил Visitor на Опять странно, у меня там сборки в 10 Ом стоят, и прет, еще пуллапы забыл или забил сделать по линиям EMDIO и EMDC, ну в проце они есть.
ПМСМ схемотехника пинов LPC1768 довольно быстродействующая, он не любит "звон". Ошибки именно на приеме от PHY шли. Поэтому резисторы у LAN8720A на выходах RXD[0:1], RXER и CRS_DV стояли. А бага тактирования MAC, из-за которой CPU может колом встать, прямо в User Manual описана. 
Remark: When initializing the Ethernet block, it is important to first configure the PHY and ensure that reference clocks (ENET_REF_CLK signal in RMII mode, or both ENET_RX_CLK and ENET_TX_CLK signals in MII mode) are present at the external pins and connected to the EMAC module (selecting the appropriate pins using the PINSEL registers) prior to continuing with Ethernet configuration. Otherwise the CPU can become locked and no further functionality will be possible. This will cause JTAG lose communication with the target, if debug mode is being used.