-
- Ну давай сравним, 32х разрядный ARM1 работал на частоте 8МГц, имел
3х ступенчатый конвейер и его производительность была ограничена
памятью до примерно 3MIPS, 1801 работал на частоте 5МГц и его
производительность в 0.5MIPS не была ничем ограничена. Разница в 6
лишних команд не достаточно, чтобы скомпенсировать отсутствие
команд память-память? А если крохотный кеш добавить и даже просто
очередь команд? - =AlexD=(02.06.2022 16:48)
- В данном разрезе бессмысленно рассматривать 1801 отдельно от PDP-11 и Q-Bus как таковых. Ибо стояла задача сделать микропроцессор, сохранив бинарную совместимость с более ранними мини-ЭВМ и электрическую совместимость с шиной Q-Bus (которая сама по себе ограничивает производительность на уровне, емнип, 1Мипс). - LightElf(02.06.2022 17:06)
- Ну давай сравним, 32х разрядный ARM1 работал на частоте 8МГц, имел
3х ступенчатый конвейер и его производительность была ограничена
памятью до примерно 3MIPS, 1801 работал на частоте 5МГц и его
производительность в 0.5MIPS не была ничем ограничена. Разница в 6
лишних команд не достаточно, чтобы скомпенсировать отсутствие
команд память-память? А если крохотный кеш добавить и даже просто
очередь команд? - =AlexD=(02.06.2022 16:48)