-
- Мы не знаем, какие у тебя платы. Все приведенные примеры - там все
IO изначально под высокие скорости и под диф. пары, со
согласованными выходными сопротивлениями и проч. Кроме того, там
либо одна пара, либо несколько с достаточно большим запасом
"расфазировки" между парарами. Опытный факт, что SDRAM на 66 МГц
для первых процессоров на ARM920 было развести сильно не просто. - Evgeny_CD(11.07.2022 16:54)
- Так там линий много, а тут всего две - тактовая и данные туда или
обратно... ну, пусть будет три линии. Всё прекрасно делается без
шаманства. - POV(12.07.2022 01:06)
- Сколько допустимая расфазировка линий клока и данных у SPI на тактовой 75 МГц? У некоторых MCU это буквально 1 нс. - Evgeny_CD(12.07.2022 01:21)
- Так там линий много, а тут всего две - тактовая и данные туда или
обратно... ну, пусть будет три линии. Всё прекрасно делается без
шаманства. - POV(12.07.2022 01:06)
- Мы не знаем, какие у тебя платы. Все приведенные примеры - там все
IO изначально под высокие скорости и под диф. пары, со
согласованными выходными сопротивлениями и проч. Кроме того, там
либо одна пара, либо несколько с достаточно большим запасом
"расфазировки" между парарами. Опытный факт, что SDRAM на 66 МГц
для первых процессоров на ARM920 было развести сильно не просто. - Evgeny_CD(11.07.2022 16:54)