Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Четверг
28 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Схемы, платы, компоненты
1222593
Топик полностью
POV
(11.07.2022 18:22, просмотров: 144)
ответил
Visitor
на
Похоже, задачу никто так и не понял:-) Нужно просто параллельную шину в такую же последовательно передать? Тогда 2 варианта есть: тактовый генератор внешний, 50.. 100 МГц и делители на логике, для чип селекта. Или для LVDC чипы гляньте, полото не разбирался, там поток побольше.
Нужно от МК взять параллельную шину с каким-то стробами и подать на "что-то". И это "что-то" с другой стороны делает SPI-мастер с той скоростью которую я ему укажу. Двунаправленный преобразователь интерфейса.
Ответить
spi to parallel bus converter
Visitor
(200 знак., 11.07.2022 18:31 - 18:41
)
Всё на одной плате. Длины - пара сантиметров до шинных формирователей. МК C8051F120, он - мастер для всех потребителей (3шт.) на SPI.
-
POV
(11.07.2022 18:33
)
Так в C8051F120 SPI родной есть, только C1 или похоже называется. Зачем его еще на параллельную шину плодить? Если помню, там чип селект один, ~NSS, остальные просто пинами делаются.
-
Visitor
(11.07.2022 18:59
)
Я ж тут уже описал - при тактовой 100МГц чтение лишь 25 Мбит.
-
POV
(12.07.2022 00:58
)