-
- IMHO в принципе правильно. Для конкретного случая (кристалл+разводка+подтяги) надо смотреть осциллографом, щуп вкл 1:10. Т.к. переход "1"->"0" формируется активным элементом, а переход "0"->"1" только резистором, то фактически длит. разная - De_User(14.07.2008 19:03)
- такты формируются двухтактным (пушпульным) элементом - Shura(14.07.2008 19:05)
- В модуле TWI ОК выходной каскад, читаем раздел 2-Wire serial interface - Chum_A(14.07.2008 20:27)
- Правильный контроллер должен бы и такты формировать открытым коллектором, иначе ни мультимастер, ни совершенно стандартная задержка слейвом поднятия SCL ReAl(309 знак., 14.07.2008 20:02)
- А почему в datasheet ничего по поводу нагрузочной способности лог "1" для 2-Wire interface? Или следует считать как стандартный порт на вывод? - De_User(14.07.2008 19:25)
- такты формируются двухтактным (пушпульным) элементом - Shura(14.07.2008 19:05)
- IMHO в принципе правильно. Для конкретного случая (кристалл+разводка+подтяги) надо смотреть осциллографом, щуп вкл 1:10. Т.к. переход "1"->"0" формируется активным элементом, а переход "0"->"1" только резистором, то фактически длит. разная - De_User(14.07.2008 19:03)