- 
	- В AD7726 обновление только по nLDAC. Фраза на 17 странице была скопипастена из другого даташита. - diper(15.11.2008 13:34)
			- похоже именно так :( Девицы так и не научились даташиты писать :( - Make_Pic(15.11.2008 13:44)
 
- Хотел глянуть даташит, но чой-то никто, включая фирму AD, не знает такого ЦАПа :( - rezident(14.11.2008 19:33)
			- AD5726 :) Но от этого не легче :( - Make Pic(14.11.2008 22:26,  ) )- Дык неудивительно, что не получается. Там входные сдвиговые регистры и регистры-защелки (регистры хранения кода ЦАП) имеют физически разные сигналы управления. Сдвиговые управляются SCLK и CS, которые по ИЛИ внутри объединены. А регистры-защелки -  rezident(52 знак., 14.11.2008 23:19)
							- Это все понятно, но на стр. 17 есть такая фраза: For all the interfaces, the DAC output update can be done automatically when all the data is clocked in, or it can be done under the control of LDAC. И ниже интерфейсы без участия LDAC. ПРичем я знаю, что  Make Pic(74 знак., 14.11.2008 23:33,  ) )- Что-то я не представляю как интерфейс при этом работает. Если оно само защелкивается по нарастающему фронту CS, но нафига вообще LDAC нужен? Чушь какая-то. Я еще могу представить, как работает если LDAC в активном состоянии. А наоборот что-то никак :( - rezident(15.11.2008 00:48)
											- LDAC для синхронного обновления данных на выход - иногда нужно - Make Pic(15.11.2008 00:56,  ) )- Дык какой синхронизм будет, если ты утверждаешь, что установка по заднему фронту CS автоматически происходит? - rezident(15.11.2008 01:15)
															- Два режима записи в выходной регистр:  Make Pic(74 знак., 15.11.2008 01:19,  ) )- Где именно про этот второй режим написано-то? - rezident(15.11.2008 02:54)
																			- Дык здесь: - Make_Pic(15.11.2008 13:04, ссылка)
																					- Есть подозрение, что они скопипейстили эту фразу с другого шита. Задайте вопрос в поддержку ADI. - Леонид Иванович(15.11.2008 13:49)
																							- Сорри, выше уже есть такой ответ. - Леонид Иванович(15.11.2008 13:50)
 
 
- Есть подозрение, что они скопипейстили эту фразу с другого шита. Задайте вопрос в поддержку ADI. - Леонид Иванович(15.11.2008 13:49)
																							
 
- Дык здесь: - Make_Pic(15.11.2008 13:04, ссылка)
																					
 
- Где именно про этот второй режим написано-то? - rezident(15.11.2008 02:54)
																			
 
- Два режима записи в выходной регистр:  Make Pic(74 знак., 15.11.2008 01:19, 
 
- Дык какой синхронизм будет, если ты утверждаешь, что установка по заднему фронту CS автоматически происходит? - rezident(15.11.2008 01:15)
															
 
- LDAC для синхронного обновления данных на выход - иногда нужно - Make Pic(15.11.2008 00:56, 
 
- Что-то я не представляю как интерфейс при этом работает. Если оно само защелкивается по нарастающему фронту CS, но нафига вообще LDAC нужен? Чушь какая-то. Я еще могу представить, как работает если LDAC в активном состоянии. А наоборот что-то никак :( - rezident(15.11.2008 00:48)
											
 
- Это все понятно, но на стр. 17 есть такая фраза: For all the interfaces, the DAC output update can be done automatically when all the data is clocked in, or it can be done under the control of LDAC. И ниже интерфейсы без участия LDAC. ПРичем я знаю, что  Make Pic(74 знак., 14.11.2008 23:33, 
 
- Дык неудивительно, что не получается. Там входные сдвиговые регистры и регистры-защелки (регистры хранения кода ЦАП) имеют физически разные сигналы управления. Сдвиговые управляются SCLK и CS, которые по ИЛИ внутри объединены. А регистры-защелки -  rezident(52 знак., 14.11.2008 23:19)
							
 
- AD5726 :) Но от этого не легче :( - Make Pic(14.11.2008 22:26, 
- У меня AD5663R. Может оно и неправильно, но у меня LDAC об землю постоянно закорочен (хотя этот сигнал у меня ножкой МП управляется) и всё вроде бы нормально работает. Неположено вроде его включать пока все биты не соберутся, но обмен происходит так  Ксения(233 знак., 14.11.2008 19:05)
			- Кстати Ксения в AD5663 по даташиту более все прозрачно - если установить DB0 или DB1 в "1", то соответственно данные будут автоматически переписаны в выходной регистр для DAC A или DAC B по спаду 24 импульса входного клока (p17 даташит). - Make Pic(14.11.2008 23:13,  ) )
- Да вроде так и в даташите на AD5726 (при ноле на LDAC данные запихивать), но одновременно говорится и о атоматической перезаписи без дерганья LDAC. Но уровень LDAC при этом не оговорен. Эксперементально при "1" на LDAC на выходе AD5726 мертвая тишина,  Make Pic(137 знак., 14.11.2008 22:34,  ) )- О! А у тебя гальваноразвязка на входах не стоит часом? Из каких-нибудь обычных оптронов без триггеров Шмитта на выходах? - rezident(15.11.2008 00:51)
							- Развязка стоит - ADUM1400B с триггерами шмитта внутрях. - Make Pic(15.11.2008 00:58,  ) )
 
- Развязка стоит - ADUM1400B с триггерами шмитта внутрях. - Make Pic(15.11.2008 00:58, 
- Setting the bits to 1 means the DAC register is updated, regardless of the state of the LDAC pin. - Ксения(15.11.2008 00:15)
							- Это для какого DACа? В даташите на AD5726 я не нашел. - Make Pic(15.11.2008 00:39,  ) )
 
- Это для какого DACа? В даташите на AD5726 я не нашел. - Make Pic(15.11.2008 00:39, 
- New data must not be programmed to the AD5726 while the LDAC pin is low. - rezident(14.11.2008 23:20)
							- см. выше про стр.17 - Make Pic(14.11.2008 23:34,  ) )
 
- см. выше про стр.17 - Make Pic(14.11.2008 23:34, 
- Эх... --> - MBedder(14.11.2008 22:47, ссылка)
 
- О! А у тебя гальваноразвязка на входах не стоит часом? Из каких-нибудь обычных оптронов без триггеров Шмитта на выходах? - rezident(15.11.2008 00:51)
							
 
- Кстати Ксения в AD5663 по даташиту более все прозрачно - если установить DB0 или DB1 в "1", то соответственно данные будут автоматически переписаны в выходной регистр для DAC A или DAC B по спаду 24 импульса входного клока (p17 даташит). - Make Pic(14.11.2008 23:13, 
 
- В AD7726 обновление только по nLDAC. Фраза на 17 странице была скопипастена из другого даташита. - diper(15.11.2008 13:34)