ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Воскресенье
24 ноября
1407875 Топик полностью
Evgeny_CD, Архитектор (26.02.2024 20:03, просмотров: 225) ответил Mty1 на Не совсем понял. Если пара чипов счетчиков на жесткой логике - делитель на 100, то что я изначально предложил, то что ими управлять? Reset стробом и так можно дергать. А вот все целиком сделать на FPGA это тема. Только я никогда с ними дела не имел. За пару недель реально разобраться и линейку счетчиков с ресетом и тактовым генератором с PLL сваять?
Выходные сигналы должны управляться триггерами, которые тактируются напрямую от опорного генератора. На вход этих триггеров поступают сигналы, например, от счетчика, лучше синхронного. Получается конвейерная схема. Ее чуть сложнее понимать, чем просто "делитель на 100", но джитер будет минимально возможный. 100 МГц в рамках обычной HC логики недостижимо. Нужно брать продвинутую логику от TI. С питанием 2.5В, например. Решение "целиком на FPGA" 100% даст больший джиттер. FPGA 

освоить до production ready за 2 недели нереально (если Вы не гений).