Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Четверг
21 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Программируемая логика и ЦОС
1412555
Топик полностью
Mty1
(10.03.2024 18:16, просмотров: 96)
ответил
DH
на
Добавлю: Играться можно без наличия платы и программатора. Версия поддерживающая max2 любая до 13.1. В верилог имя основного модуля нужно чтобы совпадали с именем проекта иначе не будет компелиться. Для анализа таймингов необходимо положить простенький файлик (найдете в инете, что там писать.. create_clock ...) "имя_проекта. SDC" с инфой о входных частотах. Если файла SDC нет, то и анализа таймингов тоже нет, но проект компелиться всё равно. Про epm240 и квартус на
Спасибо, ценно. А то я лазил по сайту Intel и там беда с организацией информации. По MAX II вообще страницы не нашел, только кучку файлов в Support. А по актуальному MaxV тоже как то все бестолково организовано.
Ответить