Спасибо, хороший ликбез по ссылке. Но тему завёл в связи со
столкновением в устройстве "с подписанной" схемотехникой предыдущих
сотрудников. Люто заинтересовавшись - а почему так? Проблемы
обнаружились после попытки снизить частоту CLK - ~CS немедленно
превратился в инвертированный CLK, что никак не годится. (схема в
теме). И вот выяснилось, что для штатной работы формирователя ~CS
from CLK требуется именно такое ухудшение быстродействия,
замедление и насыщение базы... .
Шедевр, пля! Но что не менее интересно, замена на честный выпрямитель и инвертирующий буферный гейт имеет худшие показатели по задержкам. Выручает лишь инвертирующий буфер-гейт с ПОС (гистерезисом). Причуда сия связана лишь с тем, что это так решена работа с чтением удалённого SPI посредством трансмиттеров и ресиверов RS-485. таким вот извратом сЪэкономили одну витую пару в кабеле и пару чипков. Это безобразно конечно, но что поделать. Ученье свет, а учёных тьма... на том и стоим.