Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Четверг
21 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Микроконтроллеры
1445315
Топик полностью
Make_Pic
(26.06.2024 21:44, просмотров: 79)
ответил
Nikolay_Po
на
Мы когда свой контроллер проектировали (не общепром. ПЛК, а для своего оборудования), делали так. Ввод нового, вывод рассчитанного - по таймеру. В свободное время цикла - расчёт следующего состояния выхода.
Сначала все таки вывод рассчитанного, а потом ввод?
Ответить
Без разницы Задержка в петле управления всё равно будет одинаковой, как ни крути. Если можно одновременно, то одновременно.
-
Nikolay_Po
(27.06.2024 05:12
)
Если код не выровнен по времени срабатывания будет изменяться задержка переключения выходов относительно начала такта. Но обычно разброс времени срабатывания выходов реле значительно больше чем эта задержка, поэтому всем пофиг.
-
Boвa
(28.06.2024 03:20
)