ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Понедельник
25 ноября
159253
VVB (18.06.2009 11:56, просмотров: 3094)
Вопрос по пропускной способности памяти. Для примера возьмём AT91SAM9263. Написано, что максимальная тактовая частота ядра 240 МГц, но при этом интерфейс SDRAM имеет тактовую частоту 100 МГц. Т.е. даже в идельном случае линейно исполняющийся код из SDRAM (не забываем про RISC, большинство команд выполняются за 1 такт) даже не приведёт к загрузке кэша, т.к. не хватит пропускной способности памяти на рабочей частоте процессора. Я не понимаю, почему так делают, объясните. То же самое к PXA320: при частоте ядра 806 МГц суммарная пропускная способность памяти (с учётом DDR) максимум 260 мега-транзакций в секунду. Это засада?