-
- По даташиту для STM32 "I/Os on APB2 with up to 18 MHz toggling speed". sbb(312 знак., 22.02.2010 03:26)
- измерил на STM32F103 koyodza(2598 знак., 22.02.2010 10:36 - 10:51)
- Все верно, переход не учитывал, поскольку имел в виду собственно доступ к порту по шине. sbb(559 знак., 22.02.2010 15:25)
- измерил на STM32F103 koyodza(2598 знак., 22.02.2010 10:36 - 10:51)
- На 40-МИПСовых dsPIC33F/PIC24H - 20 МГц без заметных неравномерностей - loop: repeat #16383/btg LATA,#0/bra loop - MBedder(25.10.2009 01:20)
- дык я ж не спорю. АРМы всегда плохо дрыгали ногами. А в dsPIC разве между ядром и пинами есть отдельно тактируемые модули типа шины АРВ ? - koyodza(25.10.2009 01:23)
- Там порты тупо сидят на изумительной асинхронной (почти) выделенной шине - MBedder(25.10.2009 01:30)
- дык я ж не спорю. АРМы всегда плохо дрыгали ногами. А в dsPIC разве между ядром и пинами есть отдельно тактируемые модули типа шины АРВ ? - koyodza(25.10.2009 01:23)
- Очень хорошо!!! - Evgeny_CD(25.10.2009 00:53)
- По даташиту для STM32 "I/Os on APB2 with up to 18 MHz toggling speed". sbb(312 знак., 22.02.2010 03:26)