-
- Так я хоть плисиной, хоть КДПЛ, хоть флоп-флопом понимаю как ширу учетверить... Вот дальше что, мне нужно что-то, что могло сосать хоть по 8 бит (всего надо 192 бита) с 100 МГц себе в память, а дальше я это все уже распараллелю. МПП-ARM(11 знак., 22.02.2010 12:14)
- самый быстрый вариант что можно придумать - это когда FPGA прикидывается
шлангомстатической памятью. цепляете FPGA на шину памяти к процу и всё. он считает что в его адресном пространстве есть место где сами по себе возникают новые данные. Mahagam(228 знак., 22.02.2010 12:25)- Вот кто бы мне такое разработал бы. Я с Вами полностью согласен и, думаю, что в моем случае, это самое правильное решение, но не знаю как это железно реализовать... МПП-ARM(182 знак., 22.02.2010 12:49)
- возможность мат обработки на FPGA до сих пор отвергаете? странно. Mahagam(65 знак., 22.02.2010 13:09)
- не отвергаю, почему же :) МПП-ARM(140 знак., 22.02.2010 13:34)
- возможность мат обработки на FPGA до сих пор отвергаете? странно. Mahagam(65 знак., 22.02.2010 13:09)
- Вот кто бы мне такое разработал бы. Я с Вами полностью согласен и, думаю, что в моем случае, это самое правильное решение, но не знаю как это железно реализовать... МПП-ARM(182 знак., 22.02.2010 12:49)
- самый быстрый вариант что можно придумать - это когда FPGA прикидывается
- Так я хоть плисиной, хоть КДПЛ, хоть флоп-флопом понимаю как ширу учетверить... Вот дальше что, мне нужно что-то, что могло сосать хоть по 8 бит (всего надо 192 бита) с 100 МГц себе в память, а дальше я это все уже распараллелю. МПП-ARM(11 знак., 22.02.2010 12:14)