-
- 20 МГц клок, 40 клоков на чтение произвольного байта. Должно хватить с большим запасом. - Shura(19.04.2010 15:48)
- Проц не умеет так быстро работать по SPI, максимум - 10 МГц. К тому же, SPI один, он занят эмуляцией I2S. И большая часть периода дискретизации тратится на загрузку ЦАП. - Лeoнид Ивaнoвич(19.04.2010 16:22)
- Ну хорошо, пускай будет 9 МГц (макс. для ЦАП). 32 клока для I2S это 3,5 мкс всего при периоде дискретизации 20 мкс. Откуда большая часть-то? - Shura(19.04.2010 16:27)
- У меня период дискретизации 5 мкс. - Лeoнид Ивaнoвич(19.04.2010 16:39)
- Тады хуже. А 74HC595 разве не на SPI сидит? - Shura(19.04.2010 16:59)
- Нет. Для HC595 программный SPI сделан. - Лeoнид Ивaнoвич(19.04.2010 17:35)
- А что тогда Atmel имеет в виду под USART? - Shura(19.04.2010 17:44)
- В новых мегах можно USART в режиме SPI использовать. Но я хоть и рисую мегу88, реально владею только мегой8. - Лeoнид Ивaнoвич(19.04.2010 17:49)
- А в старых нельзя? Чего тогда буква S означает? :-) - Shura(19.04.2010 17:52)
- В новых мегах можно USART в режиме SPI использовать. Но я хоть и рисую мегу88, реально владею только мегой8. - Лeoнид Ивaнoвич(19.04.2010 17:49)
- А что тогда Atmel имеет в виду под USART? - Shura(19.04.2010 17:44)
- Нет. Для HC595 программный SPI сделан. - Лeoнид Ивaнoвич(19.04.2010 17:35)
- Тады хуже. А 74HC595 разве не на SPI сидит? - Shura(19.04.2010 16:59)
- У меня период дискретизации 5 мкс. - Лeoнид Ивaнoвич(19.04.2010 16:39)
- Ну хорошо, пускай будет 9 МГц (макс. для ЦАП). 32 клока для I2S это 3,5 мкс всего при периоде дискретизации 20 мкс. Откуда большая часть-то? - Shura(19.04.2010 16:27)
- Проц не умеет так быстро работать по SPI, максимум - 10 МГц. К тому же, SPI один, он занят эмуляцией I2S. И большая часть периода дискретизации тратится на загрузку ЦАП. - Лeoнид Ивaнoвич(19.04.2010 16:22)
- 20 МГц клок, 40 клоков на чтение произвольного байта. Должно хватить с большим запасом. - Shura(19.04.2010 15:48)