-
- А почему на ПЛИС нельзя сделать? - rezident(27.04.2011 19:06)
- Почему нет? Их Параллаксу продали и вроде все еще клепают. - ASDFS(27.04.2011 15:57, ссылка)
- 3 бакса устроят? Ног правда многовато получается. - vmp(27.04.2011 14:57, ссылка, ссылка)
- Какие-то Техасские недо-DSP умели принимать/передавать произвольное число бит при помощи аппаратного USART - Shura(27.04.2011 14:49)
- Тексаса я всего обсмотрел. Вот если бы их младшие MSP430F2xxx имели тактовую не 16МГц, а 30-40... - Idler(27.04.2011 18:51)
- у MSP (во всяком случае у 1хх) на чтение или изменение состояния ножки нужно 6 тактов - koyodza(27.04.2011 19:32)
- Тексаса я всего обсмотрел. Вот если бы их младшие MSP430F2xxx имели тактовую не 16МГц, а 30-40... - Idler(27.04.2011 18:51)
- частота клока какая? - koyodza(27.04.2011 14:36)
- Период SCLK - 380нс. 3$ нормально, если в розницу. И нужна хорошая розничная доставабельность. Idler(261 знак., 27.04.2011 18:44)
- оставьте 3 внешних регистра. Они по крайней мере не требуют, чтобы их зашивали. Лишний МК - это всегда лишняя головная боль - koyodza(27.04.2011 20:43)
- Что значит "лишний"? МК там и так стоит. Хочется его заменить, стобы убрать регистры. В принципе, я тут пописал/посчитал, может хватить одной Меги48 на 20МГц. Попробую... - Idler(27.04.2011 22:45)
- Какой конкретно МК стоит? - Shura(27.04.2011 23:14)
- Остался невыясненным вопрос - кто этими регистрами управляет далее. - Shura(27.04.2011 21:33)
- то само собой. Также, как и вопрос, почему необходимо делать именно так, принимать решение после 5 бит, а не после 8. Как всегда, вопросов больше, чем ответов - koyodza(27.04.2011 22:44)
- После 8 уже поздно - за 1 такт не обработать принятое, а в след. такте уже результат выдавать нужно. А 3 мл.бита входных данных не нужны. И 4 тактов SCLK на обработку достаточно. - Idler(27.04.2011 22:50)
- мастер тоже Ваш или Вы пытаетесь подключиться к "чёрному ящику"? - koyodza(27.04.2011 22:55)
- Мастер - процессор видеокамеры. - Idler(27.04.2011 23:31)
- мастер тоже Ваш или Вы пытаетесь подключиться к "чёрному ящику"? - koyodza(27.04.2011 22:55)
- После 8 уже поздно - за 1 такт не обработать принятое, а в след. такте уже результат выдавать нужно. А 3 мл.бита входных данных не нужны. И 4 тактов SCLK на обработку достаточно. - Idler(27.04.2011 22:50)
- то само собой. Также, как и вопрос, почему необходимо делать именно так, принимать решение после 5 бит, а не после 8. Как всегда, вопросов больше, чем ответов - koyodza(27.04.2011 22:44)
- Что значит "лишний"? МК там и так стоит. Хочется его заменить, стобы убрать регистры. В принципе, я тут пописал/посчитал, может хватить одной Меги48 на 20МГц. Попробую... - Idler(27.04.2011 22:45)
- Весьма часто выходит, что дешевле схемы на "россыпухе" только ASIC. Но для окупаемости разработки и производства ASIC нужны десятитысячные (или более крупные) тиражи. - rezident(27.04.2011 19:39)
- оставьте 3 внешних регистра. Они по крайней мере не требуют, чтобы их зашивали. Лишний МК - это всегда лишняя головная боль - koyodza(27.04.2011 20:43)
- Период SCLK - 380нс. 3$ нормально, если в розницу. И нужна хорошая розничная доставабельность. Idler(261 знак., 27.04.2011 18:44)