Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Понедельник
25 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
ARM, RISC-V контроллеры
251793
Топик полностью
Юра
(04.05.2011 20:03, просмотров: 1)
ответил
Юра
на
Это большое неудобство. Это я б сказал, вызов всем нам :)
Кстати, если так трудно подсчитать циклы, почему же при пошаговом проходе в симуляторе они спокойно считаются и отображаются? Что то здесь не так.
IAR не симулирует периферию. Ему начхать на то, как у вас настроен "ускоритель" доступа к памяти и сколько WaitState вы там задали.
-
rezident
(04.05.2011 20:29
)
Извините за ламерский вопрос: и много таких вариантов? Принципиально нельзя дать различные реализации delay_cycles для 5-10 вариантов настроек доступа к памяти?
-
Юра
(04.05.2011 20:44
,
)
Много. Даже 5-10 для каждого из поддерживаемых процессоров - это много.
-
aaarrr
(04.05.2011 20:51
)