-
- Согласен, что дизайн UART блочной памяти не использует, без которой в 8 битнике делать нечего. SDR SDRAM Controller - Advanced -> использует 110 LUT при тактовой более 60 Мгц. Судя по всему, КПД использования FPGA сильно определяется стилем Evgeny_CD(486 знак., 03.08.2011 10:42, ссылка)
- Ну дык, у этого юарт-чудо-процессора и команды могут быть заточенные исключительно под обработку асинхронного битового потока, да и архитектура быть не классической, а извращённой. А может тут вообще нужен не 8битник, а 4х... или 1 битник? ;-) - =AlexD=(03.08.2011 11:34)
- У полного UART 8 сигналов, так что 8 битник самое то:) - Evgeny_CD(03.08.2011 11:45)
- Ну дык, у этого юарт-чудо-процессора и команды могут быть заточенные исключительно под обработку асинхронного битового потока, да и архитектура быть не классической, а извращённой. А может тут вообще нужен не 8битник, а 4х... или 1 битник? ;-) - =AlexD=(03.08.2011 11:34)
- Согласен, что дизайн UART блочной памяти не использует, без которой в 8 битнике делать нечего. SDR SDRAM Controller - Advanced -> использует 110 LUT при тактовой более 60 Мгц. Судя по всему, КПД использования FPGA сильно определяется стилем Evgeny_CD(486 знак., 03.08.2011 10:42, ссылка)