- 
	
- Очевидно, 8-битная шина данных не поддерживается. Но т.к. есть 2 шт. SRAM, то их можно посадить на 16-битную шину: одну на D0..7, а другую - на D8..15. - SciFi(08.12.2011 17:48)
			
- я уж сделал другой вывод... рискну все-таки не использовать 16-битную шину. - Argon(08.12.2011 17:52)
					
- А смысл? 16 бит шина по сути в два раза быстрее, и (хотя я тут не уверен, не разбирался) лишние 8 ног процессора вы всё равно не сможете использовать, если включили FSMC. - Ralex(08.12.2011 19:37)
							
- не смогу? оппа, сурприз... - Argon(08.12.2011 20:02)
									
- Сможете, без проблем - Mikla(09.12.2011 13:07)
											
- вы меня опередили, уже нарыл истину ) ST вряд ли бы подложил такую жирную свинью )) - Argon(09.12.2011 13:09)
													
- Кстати, если планируете внешние прерывания(не одно, а несколько), то свинья все таки есть - Mikla(11.12.2011 13:46)
															
- планируется несколько независимых, по GPIO. а эта свинья серьезная? в еррате указана? - Argon(11.12.2011 14:08)
																	
- это не бага, а фича, читате мануал перед подключением ext_interrupt к GPIO  Mikla(68 знак., 12.12.2011 08:27 - 08:39)
																			
- спасибо, учту! - Argon(12.12.2011 17:40)
 
 
 - это не бага, а фича, читате мануал перед подключением ext_interrupt к GPIO  Mikla(68 знак., 12.12.2011 08:27 - 08:39)
																			
 
 - планируется несколько независимых, по GPIO. а эта свинья серьезная? в еррате указана? - Argon(11.12.2011 14:08)
																	
 - Извиняюсь за непроверенную информацию. - Ralex(09.12.2011 21:01)
 
 - Кстати, если планируете внешние прерывания(не одно, а несколько), то свинья все таки есть - Mikla(11.12.2011 13:46)
															
 
 - вы меня опередили, уже нарыл истину ) ST вряд ли бы подложил такую жирную свинью )) - Argon(09.12.2011 13:09)
													
 
 - Сможете, без проблем - Mikla(09.12.2011 13:07)
											
 
 - не смогу? оппа, сурприз... - Argon(08.12.2011 20:02)
									
 - Ну и зря. У меня сомнений нет, что 8-bit SRAM не поддерживается. Зато поддерживается 8-bit NAND flash, поэтому они в фичах и написали "8 бит". - SciFi(08.12.2011 17:56)
							
- Упс, прошу пардону. Регистр FSMC_BCRn, поле MWID: 00 - 8 bits, 01 - 16 bits. - SciFi(08.12.2011 18:17)
									
- угу, т.е. могу быть спокоен )) - Argon(08.12.2011 18:21)
 
 - если так, то странно это они сделали )) мультиплексор ШД по идее должен быть один на оба контроллера. ну так кажется... в общем тогда пока вопрос открытый ) - Argon(08.12.2011 18:04)
 
 - Упс, прошу пардону. Регистр FSMC_BCRn, поле MWID: 00 - 8 bits, 01 - 16 bits. - SciFi(08.12.2011 18:17)
									
 
 - А смысл? 16 бит шина по сути в два раза быстрее, и (хотя я тут не уверен, не разбирался) лишние 8 ног процессора вы всё равно не сможете использовать, если включили FSMC. - Ralex(08.12.2011 19:37)
							
 
 - я уж сделал другой вывод... рискну все-таки не использовать 16-битную шину. - Argon(08.12.2011 17:52)
					
 - о, не все так сложно! Table 172 below displays an example of the supported devices, access modes and transactions...   Argon(74 знак., 08.12.2011 17:47)
			
- пусть вас окончательно успокоит табличка 163 с комментарим - Mikla(08.12.2011 18:11)
					
- все, как удав )) спасибо! - Argon(08.12.2011 18:21)
 
 
 - пусть вас окончательно успокоит табличка 163 с комментарим - Mikla(08.12.2011 18:11)
					
 
 - Очевидно, 8-битная шина данных не поддерживается. Но т.к. есть 2 шт. SRAM, то их можно посадить на 16-битную шину: одну на D0..7, а другую - на D8..15. - SciFi(08.12.2011 17:48)