Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Понедельник
25 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
ARM, RISC-V контроллеры
294686
Топик полностью
aaarrr
(26.12.2011 12:31, просмотров: 264)
ответил
Evgeny_CD
на
Вот и я о пользе второго канала... Какую скорость по второму каналу в режиме SRAM удалось получить? Или надо "эмулятор SDRAM" в FPGA сажать для скорости?
В случае SDRAM частота модуля ограничена значением 100МГц, в случае SRAM - 133 или выше, точно не помню. Минимальный цикл SRAM - 3 такта.
Но для FPGA есть еще uPP.
Ответить
Про uPP я не забыл :) Просто интересны практиески данные. 1700 стр пока не выкурил.
-
Evgeny_CD
(26.12.2011 13:08
)