-
- кейл циклы показывает. Но насколько он совпадает с реальностью, я не проверял, поскольку точный подсчёт циклов считаю дурной затеей koyodza(81 знак., 06.02.2012 23:06)
- А как можно корректно сэмулировать работу периферийных модулей, которые отделены от ядра периферийной шиной? Это к вопросу о тактах, программных задержках и ногодрыге. - rezident(06.02.2012 23:06)
- Понятно как: взять у разработчика МК и процессора исходники VHDL/Verilog/etc. Хотя мне кажется, у них так сказать просто best effort. - SciFi(06.02.2012 23:21)
- И как вам помогут исходники ядра? Как симулятор будет учитывать настройки доступа (WS) и ход выполнения программы (занятость шины, например, DMA-транзакцией)? - rezident(06.02.2012 23:32)
- как, как, эмуляцией шины и дма вестимо - =AlexD=(07.02.2012 16:46)
- А в каком симуляторе вы такое видели? - rezident(07.02.2012 17:50)
- в квартусе - SciFi(07.02.2012 18:07)
- В квартусе симулируется исполнение программы? - rezident(07.02.2012 18:10)
- А что, есть проблемы? - =AlexD=(07.02.2012 18:57)
- Конечно. - SciFi(07.02.2012 18:19)
- В квартусе симулируется исполнение программы? - rezident(07.02.2012 18:10)
- Может и не видел, но исключительно по лени и пофигизму симулятороваятелей. JTAG - наше фсё. - =AlexD=(07.02.2012 18:04)
- Понятно. Голимые фантазии. - rezident(07.02.2012 18:07)
- в квартусе - SciFi(07.02.2012 18:07)
- А в каком симуляторе вы такое видели? - rezident(07.02.2012 17:50)
- как, как, эмуляцией шины и дма вестимо - =AlexD=(07.02.2012 16:46)
- И как вам помогут исходники ядра? Как симулятор будет учитывать настройки доступа (WS) и ход выполнения программы (занятость шины, например, DMA-транзакцией)? - rezident(06.02.2012 23:32)
- Понятно как: взять у разработчика МК и процессора исходники VHDL/Verilog/etc. Хотя мне кажется, у них так сказать просто best effort. - SciFi(06.02.2012 23:21)