Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Воскресенье
20 апреля
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Средства и методы разработки
306121
Топик полностью
Evgeny_CD
Архитектор
(08.02.2012 12:20, просмотров: 164)
ответил
Evgeny_CD
на
Формализация алгоритма - это хорошо, но если после отлаженного формального описания кодить руками, без возможности автоматически привязать код к куску схемы (не изоморфное отображение одного на другое, это пока фантастика, а впросто жмакнул на
Таже стоит рассматривать отладку на основе unit tests, которые генерятся этой же тулзой (пишутся руками). Это не отменяет "хождения JTAG по строкам", но при отладке алгоритмов может оказаться удобнее.
Ответить
По вопросу тестов и э(си?)муляции реальных объектов. Это правильно и здорово, но по моей практике отлаженный таким образом код после встречи с реальным объектом управления требует дополнительно 15...30% от уже потраченного на отладку времени
Chum_A
(164 знак., 08.02.2012 12:35
)
Блин, ну разные же вещи отлаживаются житагом и высокоуровневыми тестами. И времени надо изрядно в любом случае. Назначеие высокоуровных тестов - комплексная проверка и локализация ошибки (насколько возможно). Ну а далее жытагом, жытагом...
-
Evgeny_CD
(08.02.2012 12:39
)