Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Понедельник
21 апреля
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Средства и методы разработки
316990
Топик полностью
Evgeny_CD
Архитектор
(23.03.2012 12:03, просмотров: 148)
ответил
йцукен
на
Никогда не смотрел в сторону быстрых АЦП, но THS14F03 при 3MSPS имеет внутреннее FIFO на 32 отсчёта. Неужели среди более скорострельных такого нет?
Для 20 MSPS не видел. Логика простая - 20 MSPS - это взрослый, достаточно дорогой прибор. Разработчик сам прикрутить FPGA|ASIC по вкусу.
Ответить
Если не требуется сложная логика на выходе АЦП (триггеры по фронту или уровню и проч), то ни FPGA, ни ASIC вообще не нужны. АЦП с частотой меньше 66 MSPS можно подключать ко входу PPI любого BF напрямую, используя только логику канала DMA и
USSR
(44 знак., 23.03.2012 12:51
,
)