Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Четверг
5 декабря
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Программируемая логика и ЦОС
357110
Топик полностью
Meteor
(26.09.2012 12:28, просмотров: 237)
ответил
DRcp
на
Я в них не силён, по этому могу сморозить чушь - отложилось в памяти что конфигурация в ПЛИС заливается во внутреннее ОЗУ, следовательно его можно перезалить сколько угодно раз. Это лучше чем мёртвый МК со слетевшим флешём. Но отчасти с Вами
Насколько помню смутную формулировку, озвученную Ксайлинцами, механизм контроля прошивки реализован на старших спартанах(?) и кинтексах. По времени занимает около 50 мс, и в это время не понятно, может ли FPGA выполнять возложенный алгоритм или
нет.
Ответить