ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Понедельник
25 ноября
386635 Топик полностью
USSR (11.02.2013 15:43, просмотров: 1) ответил fk0 на Согласен. Можно сделать по-другому. Вход каждой частоты пропустить через D-триггеры тактируемые со сдвигом фазы порядка PI (один -- инверсным сигналом) достаточно высокой (заведомо вдвое большей, чем входная частота). Тогда счётчик однозначно
Так корректно работать не будет, если вспомнить, что для этого счетчика MinPulseWidth(tW, CPU or CPD)=23[nS], а MinHoldTime(tH, CPD to CPU or CPU to CPD)=16[nS], (стр.5, DS). По крайней мере двух D-триггеров не достаточно. Придется сочинять КА(FSM) минимум на шесть состояний и забыть про RC-цепочки.