Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Понедельник
25 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
ARM, RISC-V контроллеры
400530
Топик полностью
Гудвин
, волшебник
(08.04.2013 17:47, просмотров: 86)
ответил
Apтём
на
Не почикали, он там есть, но не работает (RZWI), потому что он M0. В M0+ VTOR кажется сделали также как в М3.
Про М0 понятно... Я про M3 (lpc1347). В доках на 1343 громогласно трубили про настраиваемую таблицу векторов. Тут - молчок. А контроллер прерываний в lpc1347 другой - такой же как в 11U. Вот и задумалсо, что и эту фишку ядра M3 могли почикать...
Ответить
Может, это где-то в ревизиях ядра?
-
Vit
(08.04.2013 17:54
,
ссылка
)
По ссылке вроде только "няшка" - "The Vector Table Offset Register located at address 0xE000ED08 has been increased by two bits from 29:7 to 31:7.".
-
Гудвин
(08.04.2013 18:01
)
в мануале на LPC и о DWT не написано, а он небось есть... но "есть нюанс":) - помнится в 1788 его пришлось включать не как в примерах - не проверяя перед тем, включен он или нет
-
Vit
(08.04.2013 18:21
)