-
- Логично, но разрешающая способность измерения упадет пропорционально коэффициенту деления. Например, для AVR Леонид Иванович(562 знак., 24.04.2013 09:33)
- А FPGA тоже нужна какая-то частота для "разгона"? Если да, то какая (в расчете на то, что ей 200 МГц считать придется)? Ксения(451 знак., 24.04.2013 11:47 - 12:03)
- Чтобы просто поделить внешнюю частоту, для FPGA такт не нужен. Но если нужно сформировать какую-то частоту, то внутри FPGA есть PLL. Тактирование можно взять с МК, стоящего рядом (с XTAL2 или CLKOUT). Леонид Иванович(220 знак., 24.04.2013 12:32)
- Изучаю ваш список парескайлеров, но продвигается туго - приходится даташиты на каждый искать. Пока лишь вижу либо каких-то монстров с цифровым заданием делителя, либо делитель зафиксирован. Неужели нигде нет самой простой схемы - 5 тригеров в Ксения(388 знак., 24.04.2013 14:36)
- MC12015 - делитель на 32. - Леонид Иванович(24.04.2013 17:11)
- Micrel выпускает много делителей на подобные частоты. Есть и с возможнстью сброса, что удобно для счетных целей. Можно вообше использовать ЭСЛ счетчик, но читать его методом досчета, чтобы не усложнять схему преобразования уровней. - alex68(24.04.2013 15:06)
- одновременно? вы уверены? ))))))))) - Mahagam(24.04.2013 15:02)
- Синхронный счетчик, не? :) - alex68(24.04.2013 15:09)
- "5 тригеров в режиме деления пополам, соединенных последовательно" ни разу не синхронный вариант. - Mahagam(24.04.2013 15:21)
- Разумеется, но можно же использовать именно счетчик для тех же целей. - alex68(24.04.2013 15:35)
- "5 тригеров в режиме деления пополам, соединенных последовательно" ни разу не синхронный вариант. - Mahagam(24.04.2013 15:21)
- Синхронный счетчик, не? :) - alex68(24.04.2013 15:09)
- Изучаю ваш список парескайлеров, но продвигается туго - приходится даташиты на каждый искать. Пока лишь вижу либо каких-то монстров с цифровым заданием делителя, либо делитель зафиксирован. Неужели нигде нет самой простой схемы - 5 тригеров в Ксения(388 знак., 24.04.2013 14:36)
- Чтобы просто поделить внешнюю частоту, для FPGA такт не нужен. Но если нужно сформировать какую-то частоту, то внутри FPGA есть PLL. Тактирование можно взять с МК, стоящего рядом (с XTAL2 или CLKOUT). Леонид Иванович(220 знак., 24.04.2013 12:32)
- А FPGA тоже нужна какая-то частота для "разгона"? Если да, то какая (в расчете на то, что ей 200 МГц считать придется)? Ксения(451 знак., 24.04.2013 11:47 - 12:03)
- Логично, но разрешающая способность измерения упадет пропорционально коэффициенту деления. Например, для AVR Леонид Иванович(562 знак., 24.04.2013 09:33)