-
- См. в User manual раздел, где описаны Flash Accelerator Configuration register. rezident(305 знак., 23.07.2013 22:05)
- Спасибо. А у NXP в M4 выборка из флеша по 128 или 256 бит? Интересно на последовательных командах, без ветвлений можно реальные 66*3МГц получить? - rrr345(23.07.2013 22:38)
- Не знаю, доку тщательнее изучать нужно. При беглом чтении я встречал лишь упоминание, что две шины I-bus и D-bus позволяют исполнять команду за один цикл, но если данные и команда в одном месте лежат, то для выполнения нужно уже два цикла rezident(212 знак., 23.07.2013 22:58)
- Наверно вы правы, надо принять таблетку от жадности и перетащить критичные части кода в ОЗУ. - rrr345(24.07.2013 10:02)
- про freeRTOS говорилось. влезет ли? - Vladimir Ljaschko(24.07.2013 10:06)
- Наверно вы правы, надо принять таблетку от жадности и перетащить критичные части кода в ОЗУ. - rrr345(24.07.2013 10:02)
- Не знаю, доку тщательнее изучать нужно. При беглом чтении я встречал лишь упоминание, что две шины I-bus и D-bus позволяют исполнять команду за один цикл, но если данные и команда в одном месте лежат, то для выполнения нужно уже два цикла rezident(212 знак., 23.07.2013 22:58)
- Спасибо. А у NXP в M4 выборка из флеша по 128 или 256 бит? Интересно на последовательных командах, без ветвлений можно реальные 66*3МГц получить? - rrr345(23.07.2013 22:38)
- См. в User manual раздел, где описаны Flash Accelerator Configuration register. rezident(305 знак., 23.07.2013 22:05)