ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Понедельник
25 ноября
49880 Топик полностью
General (30.01.2006 16:00, просмотров: 1) ответил sept на на стр. 11-3 slau56e Flcd имеет выход от 1-го каскада (BCNT1).Чтобы получить
Вообще-то создатели MSP предполагали, что 8Мгц генерится FLL+ из часового кварца 32768. Почему не поступить именно так? А вот насчет выхода таймера вы совершенно правы. Можно также на вход basic Timer подать частоту пониже с SMCLK, а ее взять от RC-генератора DCO, но лучше сделать правильно.