Мущщина (29.04.2014 20:05, просмотров: 85) ответил Владимир на там нужно одновременно оцифровывать все 8 сигналов чтобы отслеживать фазовое смещение
Как вариант, если речь о фазированной решетке или чем-то подобном, то вообше можно учесть фазовый набег между каналами (за счет неодновременной выборки) при обработке. В этом случае подойдет 8-ми канальный АЦП. Одна микросхема. Их много, таких АЦП. Если не подходит этот вариант, то вот: 4 штуки AD7357 или AD7264. Они с последовательным интерфейсом. Каждая микросхема - 2 14-ти полноценных независимых АЦП с общим запуском преобразования. Запуск преобразования - сигналом CS последовательного интрерфейса. Параллелите CS всех 4 микросхем, параллелите SCLK последователного интерфейса. Линии данных не параллелите. :-) И получаете параллельный срез по 8 каналам.
P.S. Видимо FPGA должна с АЦП данные брать.