Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Четверг
21 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Схемы, платы, компоненты
5478
Топик полностью
ReAl
(24.01.2004 17:03, просмотров: 1)
ответил
si
на
Ага и JTAG тоже 2.5 вольта будет :) Ну можно 256Мх4 по две штуки, тогда 2 банка свободные будут.
Ято-то я в квартусе особой разницы в ногах DQS и соседних не заметил. Вроде бы тот же набор опций по задержкам.
Не знаю. Но на DQS они гарантируют сдвиг фазы на 90 и автоматическое выравнивание по центру фронта.
-
si
(24.01.2004 17:16
)
Вот я пока и не нашёл как это реализовано. По редактору ресурсов -- одельных PLL/DLL нет, программируемая задержка аналогичная остальным ногм... Ну да "будем посмотерть", деваться-то некуда...
-
ReAl
(26.01.2004 14:28
)