-
- А это зачем я спроcил -> - Evgeny_CD(16.01.2015 23:48, ссылка)
- О! Это для тебя года 3 назад на электрониксе скрестили мегу с реалтековским MII PHY? ;) - Гудвин(16.01.2015 23:36)
- Спасибо! - Evgeny_CD(16.01.2015 23:49)
- Нет, я только сейчас в качестве "ментального эксперимента" задумался об использовании MII отдельно от стандартного MAC. - Evgeny_CD(16.01.2015 23:39)
- Так и глянь ту ветку. Там вроде большая доля ресурсов тратилась как раз для программной поддержки ethernet, а физика вроде как по spi работает (может и вру - забылось уже). - Гудвин(16.01.2015 23:45)
- SPI там, наверное, для управления PHY прикрутили. - Evgeny_CD(16.01.2015 23:49)
- Так и глянь ту ветку. Там вроде большая доля ресурсов тратилась как раз для программной поддержки ethernet, а физика вроде как по spi работает (может и вру - забылось уже). - Гудвин(16.01.2015 23:45)
- А чем Ethernet не годится? Что в нём может показаться лишним? - SciFi(16.01.2015 23:31)
- Цель - предельная простота. Если говорить о FPGA реализации. Чтобы как можно меньше LE тратилось. Одна скорость, только дуплекс и проч. В Ethernet готовых решениях коммутатор только store$forward, что не всегда есть хорошо. Evgeny_CD(209 знак., 16.01.2015 23:36)
- С трудом верится что проток.-интерфейс с возможностью арбитража, исправлением ошибок, маршрутизацией влезет в 500 ячеек. Ещё и буферизация и контроллер прерывания процессора. Выглядит как конфетка. И макс. скорость огромная. Для космоса ест-но saifullin2(124 знак., 19.01.2015 08:04, ссылка)
- Готовые проекты -> и внутри Evgeny_CD(19.01.2015 11:45, ссылка)
- Может воспользоваться шиной EtherCAT? - OlegPowerC(19.01.2015 10:31)
- Он мне показался сложнее, но и проработаннее одновременно. Но он не отрытый, что есть минус. - Evgeny_CD(19.01.2015 15:13, ссылка)
- Согласен. У них кстати есть пробные IP для Altera - OlegPowerC(19.01.2015 15:16, ссылка)
- В стартовом топике я выложил доку по некоему контроллеру, что-то он не радует расходом LE на свою реализацию. - Evgeny_CD(19.01.2015 16:54)
- Согласен. У них кстати есть пробные IP для Altera - OlegPowerC(19.01.2015 15:16, ссылка)
- Он мне показался сложнее, но и проработаннее одновременно. Но он не отрытый, что есть минус. - Evgeny_CD(19.01.2015 15:13, ссылка)
- С трудом верится что проток.-интерфейс с возможностью арбитража, исправлением ошибок, маршрутизацией влезет в 500 ячеек. Ещё и буферизация и контроллер прерывания процессора. Выглядит как конфетка. И макс. скорость огромная. Для космоса ест-но saifullin2(124 знак., 19.01.2015 08:04, ссылка)
- Цель - предельная простота. Если говорить о FPGA реализации. Чтобы как можно меньше LE тратилось. Одна скорость, только дуплекс и проч. В Ethernet готовых решениях коммутатор только store$forward, что не всегда есть хорошо. Evgeny_CD(209 знак., 16.01.2015 23:36)