-
- Вы не вполне поняли задачу. Речь не идет о PLL контроллера. Требуется создать программно управляемый СИНТЕЗАТОР, частью которого является этот целочисленный делитель. Задача PLL в фильтрации ЧМ сигнала с несущей 7...8 МГц с модулирующей частотой my504(281 знак., 21.08.2015 11:10)
- Тогда почему 16-разрядный счётчик? Ведь 9000кГц/50кГц=180. Где подвох? - SciFi(21.08.2015 15:51)
- Не, 16 разрядный не нужен. Это я по инерции, потому что планировал 20 выводной 24HJ. Хватит и 8 разрядов. Там на самом деле деление от 154 до 174. - my504(21.08.2015 17:20)
- 2 корпуса СОИК-16. Оччень много. - Крок(22.08.2015 13:45)
- Не, немного, конечно. Сейчас это рабочий вариант. И неплохой вариант. Причем один корпус 16-ый или 20-ый, а другой 8-й. my504(91 знак., 22.08.2015 16:05)
- 2 корпуса СОИК-16. Оччень много. - Крок(22.08.2015 13:45)
- Не, 16 разрядный не нужен. Это я по инерции, потому что планировал 20 выводной 24HJ. Хватит и 8 разрядов. Там на самом деле деление от 154 до 174. - my504(21.08.2015 17:20)
- Я как должен был вот ЭТО себе представить? - Ациль Шифер(21.08.2015 11:55)
- Да я как бы и без претензий... Просто объяснил. my504(50 знак., 21.08.2015 15:45)
- так я и ответил. почти любой авр. - Ациль Шифер(21.08.2015 18:09)
- Да я как бы и без претензий... Просто объяснил. my504(50 знак., 21.08.2015 15:45)
- Тогда почему 16-разрядный счётчик? Ведь 9000кГц/50кГц=180. Где подвох? - SciFi(21.08.2015 15:51)
- Вы не вполне поняли задачу. Речь не идет о PLL контроллера. Требуется создать программно управляемый СИНТЕЗАТОР, частью которого является этот целочисленный делитель. Задача PLL в фильтрации ЧМ сигнала с несущей 7...8 МГц с модулирующей частотой my504(281 знак., 21.08.2015 11:10)