-
- Cortex-A5 будет медленее Cortex-A7 ->, т.е. по дабловой плавучке это очень медленный камень. - Evgeny_CD(03.08.2016 00:55, ссылка)
- Как я понял, ADSP-SC58x, ни ADSP-SC57x живьем пока не доступны. Только евал борды. - Evgeny_CD(01.08.2016 17:22)
- У нас некоторые процы были с ревизией инженерной от девиц =)) пока разработку делали, потом пошли уже серийные... - sav6622(01.08.2016 17:27)
- ADSP-SC58x ревизии 0.1 они нехило так забажили... Evgeny_CD(01.08.2016 17:30)
- У нас некоторые процы были с ревизией инженерной от девиц =)) пока разработку делали, потом пошли уже серийные... - sav6622(01.08.2016 17:27)
- Большое спасибо за наводку! - Evgeny_CD(01.08.2016 16:04)
- Чипы разных весовых категорий. Cortex-A5@450 MHz против Cortex-A15@600 будет медленее в 3 раза. По DP тоже. Сравнить DSP пока не могу - больно много информации надо переварить. Вопрос - у AD среда бесплатная, включая компилер для DSP, появилась? - Evgeny_CD(01.08.2016 15:37)
- Бесплатной среды для АД нету...лицензия от 4 тыров долларов что ли была...остальное - как совесть... sav6622(88 знак., 01.08.2016 15:57 - 16:23)
- А какой-нибудь OpenOCD поддерживает шарки? - Evgeny_CD(01.08.2016 18:25, ссылка)
- Да, погуглите, как раз похоже именно начиная с этих поддерживаются в новой среде... sav6622(96 знак., 01.08.2016 18:36)
- Ага, вижу. А в триальной версии там совсем весь JTAG выпилен, или OpenOCD все же можно? - Evgeny_CD(01.08.2016 19:09)
- Да, погуглите, как раз похоже именно начиная с этих поддерживаются в новой среде... sav6622(96 знак., 01.08.2016 18:36)
- Изолирования от инета виртуалка, в которой сохранено состояние сразу после установки :) - Evgeny_CD(01.08.2016 16:26)
- А какой-нибудь OpenOCD поддерживает шарки? - Evgeny_CD(01.08.2016 18:25, ссылка)
- Бесплатной среды для АД нету...лицензия от 4 тыров долларов что ли была...остальное - как совесть... sav6622(88 знак., 01.08.2016 15:57 - 16:23)
- Интересно, какая цена будет у нас... И реально ли будет его ввезти - там много криптографии. Тоже крышесносный чип. САЙТ AD ДЕЛАЛИ ДЕБИЛЫ!!! Не смог найти манул на ядро SHARC+, чтобы понять - какая там растктовка при DP операциях. Кто знает? Evgeny_CD(43 знак., 01.08.2016 15:33)
- Фигово у него все с DP. стр 83 - Double-Precision Floating-Point Computation Data Hazards (звучит!) Manual на ядро SHARС+ вложен. Там по 7 циклов на DP сложение и умножение (MAC вообще не нашел). + задержки конвейера, если есть зависимость от Evgeny_CD(48 знак., 01.08.2016 17:05)
- Смотрите страницу 3-25 документа, если верить то вот интересующая операция (правда не совсем MAC, точнее совсем не МАС), но зато сразу и умножение и сложение...и всего за 7 циклов обе что ли ?! sav6622(124 знак., 01.08.2016 17:22 - 17:26)
- Multiply and Add in parallel? Выглядит заманчиво, но надо смотреть, что там с зависимостями по данным. No. of Stalls - вот это меня пугает... - Evgeny_CD(01.08.2016 17:26)
- Multiply and Add in parallel и DSP - это разве не синонимы? - Крок(01.08.2016 19:50)
- =)) это не МАС...это над разными ОПЕРАНДАМИ операции... - sav6622(01.08.2016 21:48)
- Multiply and Add in parallel и DSP - это разве не синонимы? - Крок(01.08.2016 19:50)
- Multiply and Add in parallel? Выглядит заманчиво, но надо смотреть, что там с зависимостями по данным. No. of Stalls - вот это меня пугает... - Evgeny_CD(01.08.2016 17:26)
- Хм... конвеер они переделали с 5 до 11... спасибо за документ, надо будет "покурить" его... а то аналсайт выбешивает =(( - sav6622(01.08.2016 17:14)
- Смотрите страницу 3-25 документа, если верить то вот интересующая операция (правда не совсем MAC, точнее совсем не МАС), но зато сразу и умножение и сложение...и всего за 7 циклов обе что ли ?! sav6622(124 знак., 01.08.2016 17:22 - 17:26)
- А вот акселераторы шарков для дабла не годятся... только заточка только под флоат... так что только на самих Шарках дабл считать.. - sav6622(01.08.2016 16:18)
- Боюсь, что с DP там будет вообше плохо. - Evgeny_CD(01.08.2016 16:26)
- Ниже же дал документ... - sav6622(01.08.2016 16:30)
- Боюсь, что с DP там будет вообше плохо. - Evgeny_CD(01.08.2016 16:26)
- может это поможет, правда для целочисленной это, но у Шарка не отличалось целочиесленная от плавучки, поэтому можно думаю использовать для прикидки... - sav6622(01.08.2016 16:14, ссылка)
- Сейчас не знаю, но под зарегестрированный проект на 363 шарках при обьеме потребления порядка пары тысяч штук в год, цены тута были чуть ли не ниже чем указаны для ориентира в аналогодевайсовых табличках на сайте... - sav6622(01.08.2016 16:05)
- Фигово у него все с DP. стр 83 - Double-Precision Floating-Point Computation Data Hazards (звучит!) Manual на ядро SHARС+ вложен. Там по 7 циклов на DP сложение и умножение (MAC вообще не нашел). + задержки конвейера, если есть зависимость от Evgeny_CD(48 знак., 01.08.2016 17:05)
- У этого тоже "16-bit interface to SDRAM" - Евгению не понравится. - Ксения(01.08.2016 12:08)
- Хотя в старших моделях, таких 16 битных аж ДВА интерфейса... - sav6622(01.08.2016 12:19)
- Кстати, да... хотя и клок для DDR3 до 450 МГц.... - sav6622(01.08.2016 12:16)