-
- SiFive's Freedom E310 - первый осмысленный микроконтроллер RISC-V. 320 МГц по технологии 0.18!!! Расчитан на внешний QSPI FLASH. -> --> Evgeny_CD(268 знак., 19.01.2017 03:14, ссылка, ссылка)
- 1680 open-source ISA RISC-V processor cores run on one Virtex UltraScale+ VU9P FPGA. USSR(113 знак., 19.01.2017 06:33, )
- В ARM так вообще уже должны сильно напрячься. Им придется менять всю маркетинговую политику - иначе этот RISC-V не сразу, но вынесет ихние кортексы. Нужно делать новое семейство с фишками класса "офуеть - и это все за 1$?" - Evgeny_CD(19.01.2017 03:19)
- Общая подветка для обсуждения - Evgeny_CD(25.11.2016 20:11)
- Ничего себе, какие многоядерные дизайны народ пытается на этих ядрах делать! 400 RISC-V cores, peak throughput of 100,000 MIPS Upd: добавил еше одну презу. Evgeny_CD(25.11.2016 20:13 - 30.01.2017 22:36)
- PULPino Open Source RISC-V MCU is Designed for IoT and Wearables -> --> Это, так сказать, микроконтроллерная подветка. Evgeny_CD(366 знак., 25.11.2016 19:53, ссылка, ссылка)
- C Cortex-M0 это не сравнить от слова совсем! Evgeny_CD(25.11.2016 20:03)
- Команда у них интересная! -> - Evgeny_CD(25.11.2016 19:55, ссылка)
- Проект lowRISC -> - создание "тяжелого" чипа на основе 64-bit RISC-V дока -->. Типа в 16 году дизайн чипа должен быть завершен. Якобы Volume silicon manufacture is planned as is a low-cost development board. Evgeny_CD(58 знак., 25.11.2016 19:36, ссылка, ссылка)
- SiFive's Freedom E310 - первый осмысленный микроконтроллер RISC-V. 320 МГц по технологии 0.18!!! Расчитан на внешний QSPI FLASH. -> --> Evgeny_CD(268 знак., 19.01.2017 03:14, ссылка, ссылка)