Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Вторник
22 апреля
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Программируемая логика и ЦОС
729809
Топик полностью
misyachniy
(20.01.2017 21:50, просмотров: 305)
ответил
MBedder
на
Спасибо. Пока хочу слепить практически асинхронную приблуду - выделить фронты измеряемой частоты (десятки - сотни кГц), опорной внешней частоты (16 МГц), выделить их взаимные совпадения в радиусе +-1..2 нс, и от этих совпадений уже рулить
Делать задержку на ЛЕ крайне не рекомендуют
Так как при каждой новой конфигурации проекта задержка будет плавать. Лучше затактировать нужной частотой или взять чип с PLL.
Ответить
Задержка нужна строго асинхронная, к тому же ее стабильность в данном применении неважна
-
MBedder
(20.01.2017 23:28
)