fk0, спасибо большое за прямую ссылку на очень полезные картинки! Получилось. Сделал по рис. 2.17, так как большая часть уже была готова и отлажена. Проект и так затянулся, другой вариант попробую в следующий раз, выигрыша по общему размеру буфера задержки он мне не даёт.
Вручную проверил соответствие бит. Всё ОК. DBPSK работает! Картинка на выходе детектора получилась не симметричная, как я понимаю, из-за разницы частот. Но амплитуды пиков единиц и нулей достаточно симметричны. Следующим шагом сделаю компаратор с гистерезистом и прикручу к UART-декодеру. Ещё передающую часть модифицировать из PSK в DBPSK нужно будет.
P.S. Вдогонку:
- Очень слабый сигнал, из-под порога квантования АЦП;
- Очень сильный широкополосный шум;
- Максимальный ожидаемый рабочий шум.