Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Суббота
23 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Микроконтроллеры PIC
751328
Топик полностью
POV_
(21.04.2017 20:45, просмотров: 1)
ответил
mse homjak
на
И расшарена с Эзернетом. Он тоже рассыпан по трём сторонам... А шина, есличо, работает на 250МГц тактовой.
А еще у пару лет назад никто меня не пожалел когда я печалился что у CPLD 4 ноги JTAG выведены на 4 стороны.
Это, как раз, понятно. Их надо ставить в цепочки сканирования. Вход одной, это выход другой. А тут что? PHY параллелить? Системную шину шарить? PHY с системной шиной мультиплицировать? Тут, кстати, и ЖТАГ через оппу сделан. ТДИ, ТДО, ТЦК, в одном
mse homjak
(90 знак., 21.04.2017 20:50 - 20:54
)