-
- Посмотрел что стоит в проекте: на VDDIO и VDDA_3.3 - по паре 0,1+10uF, на VDD_1.2 0,1+4,7uF. Участвовал когда-то в обнаружении необходимости в недокументированном pull-down на RXER после ресета - с тех пор в даташитах стали явно писать. - PKM(22.05.2018 15:08)
- Спасибо. Сделал по-SciFi'чески - 3х(0.1||10uF). RXER и остальные Strapping Pins в нужные положения ставит МК, который рулит и ногой PHY_RST. Кстати, Крок - сборки резисторные и по-европейски вполне прилично выглядят MBedder(22.05.2018 20:28 - 20:35)
- Резисторы ставлю только на выходах PHY, они реально резкие, а мне не нужен лишний шум. Входы PHY получают сигналы от МК, а там можно регулировать резкость фронтов, т.е. резисторы не нужны. - SciFi(22.05.2018 21:22)
- Тоже верно - MBedder(22.05.2018 21:27)
- почему ноль и земля соединяются через 60-вольтовое непонятно что?) есть случаи гибели людей от 24 вольт) - lexxx-lexxx(22.05.2018 20:45)
- Это варистор. Прибор бортовой, бортсеть 12 или 28VDC, "-" бортсети и PGND не соединены ни друг с другом, ни с несиловым общим, и, несмотря на то, что носитель цельнометаллический, между PGND и общим поставлен варистор для мягкого уравнивания MBedder(12 знак., 22.05.2018 21:18 - 21:24)
- А параноики типа меня между PHY и разъемом (трансом) ставят OVP-защиту (спец. мостик с TVS внутри) - есть такие и на пару и на две и проходные у ST, NXP. - PKM(22.05.2018 20:56)
- Где там ноль а где земля - только художник знает :). А так safety-керамику в таких местах ставят. Вообще, хорошие и актуальные до сих пор статейки по Эзернету есть от уважаемого Каршенбойма (жив старичок еще?). - PKM(22.05.2018 20:51)
- Резисторы ставлю только на выходах PHY, они реально резкие, а мне не нужен лишний шум. Входы PHY получают сигналы от МК, а там можно регулировать резкость фронтов, т.е. резисторы не нужны. - SciFi(22.05.2018 21:22)
- Спасибо. Сделал по-SciFi'чески - 3х(0.1||10uF). RXER и остальные Strapping Pins в нужные положения ставит МК, который рулит и ногой PHY_RST. Кстати, Крок - сборки резисторные и по-европейски вполне прилично выглядят MBedder(22.05.2018 20:28 - 20:35)
- Фиг знает. Я делаю так: SciFi(22.05.2018 13:54)
- Первый раз в жизни я увидел преимущество пиндосской манеры рисования резисторов. - Крок(22.05.2018 15:43)
- отечественная манера позволяет внутрь прямоугольника поместить типоразмер - 0men(22.05.2018 18:44)
- Когда резисторы горизонтальны - Крок(22.05.2018 19:11)
- из-за резисторной сборки? - Alex68(22.05.2018 17:05)
- Да - Крок(22.05.2018 19:11)
- Потому, что нужно меньше места, не нужно расставлять соединительные линии шире, чтобы поместить "бочонки". Зигзаги располагаются параллельно, близко. По размеру сопоставимы с ГОСТ, но не перекрываются. - Nikolay_Po(22.05.2018 17:28)
- отечественная манера позволяет внутрь прямоугольника поместить типоразмер - 0men(22.05.2018 18:44)
- Спасибо. В чем рисовал? - MBedder(22.05.2018 13:58)
- Оркад кэпча. Что-то из последнего. SciFi(37 знак., 22.05.2018 14:06)
- Первый раз в жизни я увидел преимущество пиндосской манеры рисования резисторов. - Крок(22.05.2018 15:43)
- Посмотрел что стоит в проекте: на VDDIO и VDDA_3.3 - по паре 0,1+10uF, на VDD_1.2 0,1+4,7uF. Участвовал когда-то в обнаружении необходимости в недокументированном pull-down на RXER после ресета - с тех пор в даташитах стали явно писать. - PKM(22.05.2018 15:08)