-
- Я про реализацию serdes пока только говорю - AVR(13.09.2007 23:41)
- Ну SerDes-то и на 5 Гиг не пробема :-) - Shura(14.09.2007 09:52)
- В МК его (и счетчики) любят делать на полудинамических синхронных триггерах, в которых фронты отлавливаются за два кварцевых такта, что и ограничивает Fclk <= Fcyc/4. Поэтому и удивляюсь, собссна - AVR(14.09.2007 12:24)
- Так точно. В МК типа АВР, где SPI без фифо и нет аппаратных ПДП контроллеров быстрее принятый байт сложно обработать. Поэтому производители по поводу повышения тактовой и не заморачиваются. Al Volovich(119 знак., 14.09.2007 13:29)
- А нахуа собсно для SPI SerDes? Обычный сдвиговый регистр - Shura(14.09.2007 13:19)
- Увы, похоже это так. Хотя разброс от F/2 у атмеля до F/24 у STR91. - Andreas(14.09.2007 13:01)
- В МК его (и счетчики) любят делать на полудинамических синхронных триггерах, в которых фронты отлавливаются за два кварцевых такта, что и ограничивает Fclk <= Fcyc/4. Поэтому и удивляюсь, собссна - AVR(14.09.2007 12:24)
- что есть serdes? - Al Volovich(14.09.2007 09:17)
- Serializer/Deserializer - сдвиговый регистр и буфер - AVR(14.09.2007 12:21)
- Тоже заинтересовало, ответ нашел там [>] - MegaJohn(14.09.2007 10:09, ссылка)
- Ну SerDes-то и на 5 Гиг не пробема :-) - Shura(14.09.2007 09:52)
- Я про реализацию serdes пока только говорю - AVR(13.09.2007 23:41)