Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Четверг
28 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Схемы, платы, компоненты
1083219
Топик полностью
Kpoк
(04.03.2021 19:38, просмотров: 193)
ответил
Adept
на
энто как?? нужно по сути мерить фазовый сдвиг между тест-сигналом и откликом.
Я давно подозревал, что дело идеи к этому. Исключающее ИЛИ, РЦ цепочка иАЦП. Ошеломительное разрешение достигается
Ответить
я тоже такое придумывал, но как бы нужна калибровка для привязки уровня с интегратора к градусам, но в общем решаемо. Конечно нужно калиброванным ограничителем (на ОУ и "опорнике") ограничивать уровень до образцового значения. Может опять рассмотреть эту идею???
Adept
(1114 знак., 04.03.2021 21:44
)
Для калибровки я применял умножение на две квадратуры, а два неиспользуемых элемента =1 использовал как источники уровней 1 и 0, чтобы измерять их уровни для нормировки
-
Kpoк
(04.03.2021 23:55
)