-
- Это да, 8-битник можно понять во всех деталях до каждого триггера. - LightElf(30.11.2021 14:18)
- Да самом деле 32 битник типа RISC-V, Cortex-M на уровне голого ядра
понять ничуть не сложнее. В FPGA периферию на регистровом уровне
можно сделать очень простой. Асм RISC'ов - это да, это тяжело в
мозг зайдет. Нужен учебный CISC процессор! - Evgeny_CD(30.11.2021 14:22)
- Колдфайр какой, разве что. Не, проще поднять аналог спектрума на
Cortex-M7, типо того же STM32H750. У него и рамы хватит, и внешние
девайсы прикрутить легко и процессорной дури для эмуляции
отсутствующего - тоже вполне. - LightElf(30.11.2021 21:33)
- Дык даже на "синей таблетке" уже слепили... Гyдвин(1 знак., 30.11.2021 23:18, ссылка)
- Это эмулятор, а я про комп "в духе". - LightElf(01.12.2021 11:41)
- Херасе - оказывается сигареты вона как подорожали! Вовремя, значит, я курить бросил 4 года назад :)) - MBedder(01.12.2021 00:20)
- Дык даже на "синей таблетке" уже слепили... Гyдвин(1 знак., 30.11.2021 23:18, ссылка)
- АСМ ДсПика или АВРа ржот в голосину... 32-разрядники ничуть не
сложнее. Там другое. Типа необходимости иногда пересбрасывать
конвейер, чота решать с защитами памяти и тыпы. - mse homjak(30.11.2021 14:40)
- Обратите внимание, я написал про Cortex-M*, где MMU не положено.
dsPIC это как бэ и не RISC ни разу. Про то, что голое ядро
ненавороченного 32 битника не сложнее для понимания, чем 8 бит, я
тоже написал. - Evgeny_CD(30.11.2021 15:07)
- Я про ваше "АСМ РИСК тяжело в мосх войдёт". - mse homjak(30.11.2021 23:32)
- Обратите внимание, я написал про Cortex-M*, где MMU не положено.
dsPIC это как бэ и не RISC ни разу. Про то, что голое ядро
ненавороченного 32 битника не сложнее для понимания, чем 8 бит, я
тоже написал. - Evgeny_CD(30.11.2021 15:07)
- Колдфайр какой, разве что. Не, проще поднять аналог спектрума на
Cortex-M7, типо того же STM32H750. У него и рамы хватит, и внешние
девайсы прикрутить легко и процессорной дури для эмуляции
отсутствующего - тоже вполне. - LightElf(30.11.2021 21:33)
- Да самом деле 32 битник типа RISC-V, Cortex-M на уровне голого ядра
понять ничуть не сложнее. В FPGA периферию на регистровом уровне
можно сделать очень простой. Асм RISC'ов - это да, это тяжело в
мозг зайдет. Нужен учебный CISC процессор! - Evgeny_CD(30.11.2021 14:22)
- Это да, 8-битник можно понять во всех деталях до каждого триггера. - LightElf(30.11.2021 14:18)