-
- А может замутите свой проект - "embedded шина" под GPL? Хотя бы на уровне описания. А потом на ПЛИС макетировать? Или это не стоит выеденного яйца? Ruslan(20 знак., 23.07.2008 17:02)
- останется только уговорить производителей чипов сделать мосты шина ядра <-> "embedded шина" и вклеить их в свои поделки. - Mahagam(23.07.2008 18:19)
- Хотя бы поначалу для плисок, а глядишь через пару лет лет можно будет самим чипы выпекать. :) - Ruslan(24.07.2008 07:58)
- Да и для плисок может пригодится. - Ruslan(24.07.2008 07:59)
- Хотя бы поначалу для плисок, а глядишь через пару лет лет можно будет самим чипы выпекать. :) - Ruslan(24.07.2008 07:58)
- И я серьезно. HDL'ить я не мастак, но спецификацию такой шины активно продумываю. - Evgeny_CD(23.07.2008 17:16)
- останется только уговорить производителей чипов сделать мосты шина ядра <-> "embedded шина" и вклеить их в свои поделки. - Mahagam(23.07.2008 18:19)
- а чего-там договариваться - бери AMBA и лепи, но у чипа сразу на 150 ног больше - то есть фиг такой чип кто купит... - yes(21.07.2008 13:29)
- Аха, и в подключаемой FPGA 150 ног - сразу. Усе, идею можно закрывать. - Evgeny_CD(21.07.2008 13:50)
- это не так много для ПЛИС как кажется. и откуда число 150? уточнить можно? - Mahagam(22.07.2008 16:23)
- Плисы разные бывают. Интересующие лично меня в допустимом ценовом диапазоне макс TQFP144, пинов 110 макс у хороших семейств (Lattice и пр.). - Evgeny_CD(22.07.2008 22:41)
- и кстати, что Вы в Lattice такого нашли? ценник? - Mahagam(23.07.2008 12:03)
- ну так и без сотни ног можно придумать как с плисиной связаться. всё ж зависит от необходимой скорости обмена и протоколов. вариантов и так тьма. Mahagam(418 знак., 23.07.2008 12:02)
- Довольно поверхностный взгляд. AlexandrY(1024 знак., 23.07.2008 16:41)
- осталось только резюме подвести: "для связи с FPGA остаётся только простое и надёжное ногодрыжество" Mahagam(813 знак., 23.07.2008 18:18)
- Не, я тему вижу по другому. AlexandrY(523 знак., 23.07.2008 19:31)
- хе. так сложность будет расти геометрически. Mahagam(302 знак., 24.07.2008 12:49)
- Или тему произвольной периферии - таймера там какого спецЫфЫцЫского, или PWM особо хитрозадого. Есть отлаженное ядро, для которого у тебя все готово, и "по месту" прикручиваешь FPGA под конкретную задачу. - Evgeny_CD(23.07.2008 19:35)
- Не, я тему вижу по другому. AlexandrY(523 знак., 23.07.2008 19:31)
- +1. Именно! Не так там все просто в реале. - Evgeny_CD(23.07.2008 17:17)
- осталось только резюме подвести: "для связи с FPGA остаётся только простое и надёжное ногодрыжество" Mahagam(813 знак., 23.07.2008 18:18)
- Довольно поверхностный взгляд. AlexandrY(1024 знак., 23.07.2008 16:41)
- Вроде как число сигналов AMBA. - Evgeny_CD(22.07.2008 22:40)
- Плисы разные бывают. Интересующие лично меня в допустимом ценовом диапазоне макс TQFP144, пинов 110 макс у хороших семейств (Lattice и пр.). - Evgeny_CD(22.07.2008 22:41)
- это не так много для ПЛИС как кажется. и откуда число 150? уточнить можно? - Mahagam(22.07.2008 16:23)
- Аха, и в подключаемой FPGA 150 ног - сразу. Усе, идею можно закрывать. - Evgeny_CD(21.07.2008 13:50)
- Ну вообще есть такая шина во многих дсп от TI - VLYNQ, специально для подобных вещей сделанa. Но закрыта и только у TI. AD(172 знак., 21.07.2008 00:01)
- Вот! Вот такого и хочется. Но чтобы GPL было :) - Evgeny_CD(21.07.2008 13:21)
- GPL -- сосет. - bialix_(21.07.2008 17:18)
- Вот! Вот такого и хочется. Но чтобы GPL было :) - Evgeny_CD(21.07.2008 13:21)
- А может замутите свой проект - "embedded шина" под GPL? Хотя бы на уровне описания. А потом на ПЛИС макетировать? Или это не стоит выеденного яйца? Ruslan(20 знак., 23.07.2008 17:02)