Вход
Наше всё
Теги
codebook
无线电组件
Поиск
Опросы
Закон
Понедельник
25 ноября
О смысле всего сущего
0xFF
Средства и методы разработки
Мобильная и беспроводная связь
Блошиный рынок
Объявления
Микроконтроллеры
PLD, FPGA, DSP
AVR
PIC
ARM, RISC-V
Технологии
Кибернетика, автоматика, протоколы
Схемы, платы, компоненты
Схемы, платы, компоненты
386678
Топик полностью
Dir
(11.02.2013 17:40, просмотров: 124)
ответил
Mahagam
на
неееет. я не про это. берём первые два триггера в нулевом состоянии, вход down в 1. на вход up подаём хороший и оооочень длинный импульс. первый триггер как положено должен перебросится. а второй? не должен, так как ему состояние выхода первого не
Э... переключиться то первый триггер должен по нарастанию сигнала UP/ , т.е. когда он снимается, а не остается активным... короче не понял в чем вопрос
Ответить
чорт. тут я опшипся. на схеме выше есть инвертор сразу перед клоком триггеров, а по другой схеме его нет.
-
Mahagam
(11.02.2013 18:18
)
Я вообще подозревал, что дело в неправильно посчитанном (или увиденном) количестве инверторов ;) Не, схема корректная...
-
Dir
(11.02.2013 18:22
)