...делать нужно так, как нужно. А как ненужно - делать не нужно (С) Винни-Пух :)
-
- кстати а что с технормами ?? резонит по 4 классу делает на раз
0.125/0.125 если по току укладывается в чем проблема ? дырки с
ободками едят площади и возможность трассировки на раз ! - Aleksey_75(17.07.2021 02:28)
- априори - более тонкие дорожки и зазоры - не только больший процент
брака (хотя сейчас все платы идут с электротестированием), но ещё и
меньшая токовая нагрузка. Adept(336 знак., 17.07.2021 02:37)
- у меня весь девайс ест в входном пике 200мА! какие там внутренне токи такого размера ?? как заметили питалово все увеличено в размерах, все остальное не более 1мА - Aleksey_75(17.07.2021 02:46)
- вот пример гадости via, слой даты и питания ... красная линия выход
питания, синие потребители , нарисуйте прохождение Aleksey_75(27 знак., 17.07.2021 02:42, картинка)
- Мы свою платы "прошиваем" переходными по всей площади. Принцип простой - любой островок требует переходного. Без этого на силовых платах или со скоростными интерфейсами такие чудеса можно словить из-за непредсказуемого протекания тока! - FDA(17.07.2021 19:08)
- и добить все это электромагнитной релюхой с током в 46мА, сворачиваемся - Aleksey_75(17.07.2021 02:50)
- априори - более тонкие дорожки и зазоры - не только больший процент
брака (хотя сейчас все платы идут с электротестированием), но ещё и
меньшая токовая нагрузка. Adept(336 знак., 17.07.2021 02:37)
- хз.. у меня в SOT363 это всегда два транзистора и распиновка там всегда гадость ... две трассы на проц это как зарастите.. ну спорить не буду! для меня via зло! - Aleksey_75(17.07.2021 02:26)
- кстати а что с технормами ?? резонит по 4 классу делает на раз
0.125/0.125 если по току укладывается в чем проблема ? дырки с
ободками едят площади и возможность трассировки на раз ! - Aleksey_75(17.07.2021 02:28)