-
- Для тупых - DC - что это? - Evgeny_CD(22.12.2010 21:41)
- А System Verilog <-> SystemC в чем достоинства и недостатки каждого? - Evgeny_CD(22.12.2010 21:19)
- просто я написал уже SC - system level, SV - hardware verification. у синопсиса можно посмотретьSC ыыыы(299 знак., 23.12.2010 14:20, )
- Поставим задачу по другому. На чем лучше всего сделать так: Evgeny_CD(873 знак., 22.12.2010 21:36)
- маркетинг рулит, ну кому из софтописателей нужен БЕСПЛАТНЫЙ, БЫСТРЫЙ и более простой инструмент? кто тогда бабки за квесту, vcs или ius будет платить? поэтому зажалиDC это Design Compiler от синопсиса - стандарт де факто по синтезу микросхемпо ыыыы(1034 знак., 23.12.2010 14:05, )
- "а SV это что-то типа джавы со сборщиками мусора" - жесть! - Mahagam(23.12.2010 14:52)
- раскладка между FPGA и процом - это вроде дело системСи. задрачивать на скорость - верилог и системверилог. Mahagam(562 знак., 23.12.2010 11:51)
- Для меня важно разделить стадии. 1) приниятие принципиального решения о том или ином функционале на FPGA. Причем осознанного принятие решения 2) распараллеливание разработки HW и SW. Чтобы SW программеры работали с моделью HW, пока HW кодеры Evgeny_CD(155 знак., 23.12.2010 11:56)
- для этого надо банально представлять возможности каждой из сторон. что плисины, что проца. тогда разделение задач выходит на самом раннем этапе. Mahagam(191 знак., 23.12.2010 12:01)
- Для меня важно разделить стадии. 1) приниятие принципиального решения о том или ином функционале на FPGA. Причем осознанного принятие решения 2) распараллеливание разработки HW и SW. Чтобы SW программеры работали с моделью HW, пока HW кодеры Evgeny_CD(155 знак., 23.12.2010 11:56)
- маркетинг рулит, ну кому из софтописателей нужен БЕСПЛАТНЫЙ, БЫСТРЫЙ и более простой инструмент? кто тогда бабки за квесту, vcs или ius будет платить? поэтому зажалиDC это Design Compiler от синопсиса - стандарт де факто по синтезу микросхемпо ыыыы(1034 знак., 23.12.2010 14:05, )
- у них немного назначение разнится. - Mahagam(22.12.2010 21:21)