ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Воскресенье
2 июня
149422 Топик полностью
CS! (27.02.2009 04:18, просмотров: 198) ответил CS! на как я и подозревал) ладно, спасибо всем за ответы. Буду мудрить дальше)...
и всё-таки можно?) http://w3.id.tue.nl/fileadmin/id/objects/E-Atelier/doc/Tutorials/ADC_FUNCTIONS_18F4550.pdf
один источник: 14. For the PIC18F4550, the A/D Clock Source should be at least 32TOSC, and the conversion time will be 50 ns x 12 = 0.6 us. Therefore the total A/D sample time will be 6.4us + 0.6 us = 7.0 us. The corresponding maximum sampling frequency will be 1/7e-6 = 1.4 MHz. [A/D CONVERTER FUNCTIONS. Original by F.Zia, rewritten for the PIC18F4550 by M.F.v.Lieshout, March 2006] (на самом деле аффтор, видимо, был не трезв, а может апдэйт давно на себя не скачивал с мелкософта, иначе откуда он высосал эти цифры???)) но вот в мелкочиповском мануале на сей счёт сказано: (TABLE 28-29: A/D CONVERSION REQUIREMENTS) Tad A/D Clock Period PIC18FXXXX 0.7(min) 25.0(max) µs TOSC based, VREF ≥ 3.0V Tcnv Conversion Time (not including acquisition time) 11-12 Tad Tacq Acquisition Time (Note 3) 1.4 us (min) Tswc Switching Time from Convert → Sample — (following device clock) ***(не понял, Tcy или ADC Clock - по логике, первое) Tdis Discharge Time 0.2µs (min) из чего следует, если я не ошибаюсь: AD Conversion Time 1.4+0.7*11[12]+0.2+0.1=9.4[10,1]us. => Fsmp.max ~106[99]KHz... ну по крайней мере, не 1.6MHz))) интересно в расчёт берётся 48MHz CLK и 1/64 ADC CLK? на этот счёт прямых указаний нет, но в принципе, не велика разница. Логично предположить что исходя из значения <Tdis>, что всё-таки 40MHz, если не округлили...